专利摘要:
酸化物層上のシリコン層を含む熱スイッチ型シリコン・オン・インシュレータ(SOI)光電子デバイスを提供する。 熱スイッチ型シリコン・オン・インシュレータ(SOI)光電子デバイスは、光導波路と該光導波路に水平方向に接近したシリサイド発熱体とを含むシリコン層を含む。導波路は、導波路に与えられる熱によって変化する屈折率を有する。
公开号:JP2011507002A
申请号:JP2010523201
申请日:2008-09-02
公开日:2011-03-03
发明作者:グリーン、ウィリアム、エム;ハーマン、ヘンドリック、エフ;ブラソフ、ユーリ、エー
申请人:インターナショナル・ビジネス・マシーンズ・コーポレーションInternational Business Maschines Corporation;
IPC主号:G02F1-01
专利说明:

[0001] 本発明は、ナノフォトニック・デバイスに関し、特に、シリコン・オン・インシュレータ・ナノフォトニック・デバイスのためのシリサイド熱ヒータに関する。]
背景技術

[0002] 任意のシリコン・オン・インシュレータ(SOI)・ナノフォトニック・デバイスの動作パラメータの制御及びスイッチングは、光を導くシリコン導波路の温度を変化させることによって可能である。温度の小さな変化が、熱光学効果によってシリコン導波路の屈折率を変化させることができ、有効光路長を変えて、光がデバイスを通って進む方法を高精度に制御することを可能にする。どのようなSOIフォトニック・デバイスの温度も、デバイス自体の上又は近くに金属薄膜の抵抗ヒータを作ることによって、局所的に変化させることができる。薄膜抵抗器に電流を流すことによって、抵抗器及び隣接するSOIデバイスの両方の温度は、消費された電力に比例して上昇する。]
[0003] SOIナノフォトニック・デバイスの熱制御は、挿入損失が非常に低い低出力熱オン・オフ・スイッチングが必要とされる光回路交換ネットワークへの適用に特に関連がある。熱的に駆動されるシリコン・フォトニック・デバイスは、以前から研究されているが、過去の実施は多くの問題に悩まされ、その最大のものは、それらが現在の標準的なCMOSデバイス製造と適合しない処理(金属の選択及びリフトオフ堆積技術)を必要とすることである。以前の熱ヒータ設計のさらなる欠点として、
ナノフォトニック導波路の寸法と比較してヒータ・ストリップが非常に広い、即ち10μmより広い、極めて大きな設置面積、
導波路において必要な温度変化を生じさせるための大きな加熱面積及び大きな必要電力に起因する、低い熱効率及び大きなスイッチング電力、
シリコン導波路に電流を直接流す場合における、高すぎるスイッチング電圧(シリコン導波路に電流を直接流すために必要な、高い直列抵抗に起因する、100Vより大きい電圧)、及び、自由キャリアによって引き起こされる大きなオン状態損失、
導波路の周囲の非導電性酸化膜を通る熱の非効率的な移動に起因する遅い応答時間、
も挙げられる。]
[0004] 以下は、出願人にとっては既知であるが、必ずしも特許請求の範囲に記載された発明に対する先行技術ではない、いくつかの構造体についての説明であり、それらに言及することは、先行技術の地位を認めるものではない。図1を参照すると、ストリップ導波路102をもつ構造体100が示される。ヒータ104は、埋め込み酸化物層106と接する材料の分離部分に含まれる。図2では、ヒータは、シリコン導波路が埋め込まれた埋め込み酸化物層の真上に配置される。図3は、金属被覆材が、基板上に垂直に配置されるシリコン導波路に熱を与える手法を示す。図4は、埋め込み酸化物層の上の金属ヒータを示す。これは、CMOSに適合しないという欠点がある。] 図1 図2 図3 図4
発明が解決しようとする課題

[0005] これらの理由から、大規模集積光回路の内部において熱的に制御されるSOIナノフォトニック・デバイスが実用化される前に、上述の問題に対する新規の解決策が求められる。]
課題を解決するための手段

[0006] 酸化物層上のシリコン層を含む熱スイッチ型シリコン・オン・インシュレータ(SOI)光電子デバイスを提供することによって、従来技術の欠点は克服され、付加的な利点がもたらされる。シリコン層は、屈折率を有する光導波路と、屈折率が熱によって変化するように導波路に対して熱を発生するために、導波路に水平方向に接近し且つ直近に配置された、抵抗発熱体とを含む。]
[0007] 本発明の技術を通して、さらなる特徴及び利点が実現される。本発明の他の実施形態及び態様は、本明細書で詳細に説明され、特許請求の範囲に記載された発明の一部とみなされる。本発明を利点及び特徴と共により良く理解するために、詳細な説明及び図面を参照されたい。]
[0008] 発明と見なされる主題は、特に、特許請求の範囲において指摘され、明確に保護が求められる。本発明の前述の並びに他の目的、特徴及び利点は、図面と関連して記述される以下の詳細な説明から明らかである。]
図面の簡単な説明

[0009] 既知のデバイスの一例を示す。
既知のデバイスの別の例を示す。
既知のデバイスの別の例を示す。
既知のデバイスの別の例を示す。
本発明の実施形態による光電子デバイスの一例を示す。
本発明の別の実施形態による、2つの導波路を含む光電子デバイスの例を示す。
本発明の実施形態による方法のフロー・チャートである。]
実施例

[0010] 詳細な記述により、図面を参照しながら例として、本発明の好ましい実施形態を利点及び特徴と併せて説明する。]
[0011] ここで図面をより詳細に参照すると、図5では、本発明の実施形態による構造体500が示されていることが分かる。構造体は、酸化物層508上の薄いシリコン層502を含む熱スイッチ型シリコン・オン・インシュレータ(SOI)光電子デバイスを含む。シリコン層502は、屈折率を有する光導波路504と、その屈折率が熱によって変化するように導波路に対して熱を発生するために、シリコン層502の内部に埋め込まれ、導波路504に水平方向に接近し且つ直近に配置された抵抗発熱体506とを含む。シリコン層502は、埋め込み酸化物層508上に作られ、埋め込み酸化物層508自体は、シリコン基板510上に堆積される。] 図5
[0012] この実施形態においては、熱ヒータ506は、薄膜抵抗ヒータを形成するために、リフトオフ・メタライゼーションではなく、MOSFETトランジスタのソース、ドレイン及びゲート端子にオーミック・コンタクトを形成するために通常用いられる標準的なシリサイド処理を用いる。従って、この実施形態の設計は、標準的なCMOS回路とシームレスに集積させることができ、非標準的な処理を必要としない。さらに、この設計によって、損失が小さい、オン・オフ・スイッチング電力が低い、動作電圧が低い、応答時間が短いといった、従来設計と比較して優れた性能をもつ、熱光学的に駆動されるシリコン・ナノフォトニック・デバイスが得られる。これらの機能向上は、シリコン・ナノフォトニック導波路及びシリコン基板の両方に水平方向に接近し且つ直近にシリコンの薄いスラブ内に埋め込まれたシリサイド熱ヒータを作ることによって改善された熱伝導特性からもたらされる。]
[0013] 熱ヒータの以前の実施形態が直面した問題は、シリサイド材料(例えば、ニッケル、コバルト又はチタンのシリサイドであるが、これらに限定されるものではない)を用いて、シリコン・リブ導波路504の薄いスラブ領域内部に薄膜抵抗ヒータ506を作ることによって解決することができる。図5は、提案される形状を示す。Si導波路504を埋め込み酸化物層508に至るまで完全にエッチングするのではなく、ディープリブ導波路504が用いられる。この実施形態においては、厚いリブ導波路のコア領域504の周囲に残るシリコンの薄いスラブは、わずか数十ナノメートル(例えば、10−100nm)の厚さにする必要がある。このディープリブ導波路設計は、埋め込み酸化物層に至るまで完全にエッチングされるSOIナノフォトニック導波路と極めて類似した、単一モード・ガイディング、低伝搬損失及び極小曲げ半径といった特性を含む。] 図5
[0014] 次いで、薄いシリサイド・ヒータ506が、該ヒータ506と導波路504の縁部との間に小さいギャップ505(例えば、250−1000ナノメートル)を残して、この薄いシリコン・スラブ502の内部に形成される。シリサイド・ヒータ506の抵抗は、用いられるシリサイドの種類並びにシリサイド層の幅及び厚さによって決まり、シリサイド・ヒータの厚さ及び幅は、熱ヒータの所望の抵抗によって決まる。]
[0015] 本明細書で説明される集積シリサイド熱ヒータ506は、以下の利点、すなわち、1)完全なCMOS製造適合性、2)制限された加熱面積、及び、高い熱効率、低電力、低電圧動作、3)改善された熱応答時間、及び4)大きすぎないオン状態損失、を有する。]
[0016] 完全なCMOS製造適合性:
リフトオフ・メタライゼーションによる熱ヒータの堆積はCMOS処理と適合しないが、本明細書で説明されるシリサイド熱ヒータ506は、MOSFETトランジスタのソース、ドレイン及びゲート端子にオーミック・コンタクトを形成するのに通常用いられる自己整合CMOSシリサイド化ステップと同じプロセスの間に形成することができる。シリサイド化される領域は、集積ポリシリコン・オンチップ抵抗器をシリサイド化から保護するために堆積されることが多いシリサイド・ブロック膜をパターン形成/除去することによって、リソグラフィーで画定することができる。]
[0017] 限られた加熱面積、及び、高い熱効率、低電力、低電圧動作:
導波路504に水平方向に接近して熱ヒータ506を配置することにより、シリコン・ウェハ基板510とヒータとの近さは、実質的に減少する。シリコン基板510は、大きなヒート・シンクの役割を果たし、シリサイド・ヒータ506から熱を下方に奪い、ヒータ506の周囲のホットスポットが水平方向に広がるのを制限する。結果として、無駄に広い面積を加熱するのではなく、電流が流れたときにヒータ506周囲の小さな面積の温度のみが上昇し、この熱がナノフォトニック導波路504に直接、効率的に加えられることになる。]
[0018] さらに、標準的なCMOS処理によって達成可能なシリサイド材料の低い抵抗率(典型的には、約10—15Ω/平方)のため、この設計においては、(5マイクロ・ワットより低い)低電力且つ(1ボルトより低い)CMOS適合の低電圧で、加熱することができる。]
[0019] 改善された熱応答時間:
導波路に水平方向に接近して熱ヒータを配置することによって、a)シリコン導波路とb)シリコン基板のヒート・シンクとの両方に達するように熱が拡散する必要がある距離は、薄膜ヒータがシリコン導波路の上に配置される設計と比較して、酸化物被覆上では実質的に減少する。これは、オン及びオフ両方の熱応答時間の改善につながる。さらに、小さい面積のシリサイド発熱体をシリコンの薄層内部に埋め込んで形成することによって、応答時間がさらに改善される。抵抗ヒータの三方を囲むシリコンの大きな熱伝導率は、流れている電流をオフにしたときにヒータから素早く熱を奪うのに役立ち、シリコン酸化膜によって囲まれた抵抗薄膜ヒータの場合と比較してより高速の温冷温度サイクルを可能にする。]
[0020] 大きすぎないオン状態損失
ディープリブ導波路コアの内部に光学モードを強く閉じ込めることによって、どのような光学損失も生じることなく、シリサイド・ヒータ・ストリップを導波路の縁部に非常に近づける(〜0.5μm)ことが可能になる。さらに、熱光学効果を用いてSOIナノフォトニック・デバイスを制御するため、ヒータをオンにするとき、即ち電流がヒータを通って流れるときに導波路内に生じる損失は大きくならない。これは、自由キャリアを導波路内に注入してシリコン屈折率の変化を生じさせる電気光学SOIナノフォトニック・デバイスの場合とは対照的である。これらの自由キャリアの存在も、大きな光学損失を生じさせる。]
[0021] 本明細書で開示されたシリサイド熱ヒータ設計を活用すると、応答時間が高速の熱光学的に駆動される光回路スイッチを、非標準的な処理を必要としないで、標準的なCMOSドライブ・エレクトロニクスとシームレスに集積することが可能になる。]
[0022] 図6を参照すると、2つ以上のナノフォトニック・リブ導波路604が互いに近接して配置されるが独立に駆動されるアプリケーション/デバイスに一般化された、シリサイド熱ヒータの形状の具体例が示される。図6は、独立のシリサイド・ヒータ606及び607と共に、一対のナノフォトニック・リブ導波路604を示す。導波路604は、シリコン層602内にエッチングされたギャップ605によって互いに光学的に分離される。ギャップ605の幅がかなり小さく作成されたときに、離れた導波路604のエバネセント結合を生じさせることができる。完全に分離されたデバイスが望ましい場合には、ギャップ605の幅は、導波路のモードが相互作用しなくなるのに十分な大きさで作ることができる。さらに、十分にエッチングされたギャップ605は、熱のクロストークなしで各々の個別の導波路を独立に加熱するために、2つの導波路604の間の熱抵抗を高める。] 図6
[0023] 方向性結合器、パワー・スプリッタ、干渉計、移相器、スイッチ及びフィルタを含むがこれらに限定されない、熱的に調節可能で再構成可能な光デバイスは、これらの独立に調節可能な結合された導波路を用いて組み立てることができる。これらのデバイスのコンパクトさは、十分にエッチングされたギャップ605によってもたらされた熱のクロストークからの隔離に加えて、シリサイド・ヒータの微小な局所的ホットスポット設計によって保たれる。]
[0024] 図7を参照すると、本発明の別の実施形態による光電子デバイス500を作る方法700のフロー・チャートが示される。ステップ702において、酸化物層508の上にシリコン層502が堆積される。ステップ704において、シリコン層502は、酸化物層508上のシリコン層502の中央にディープリブ光導波路504をエッチングすることによって、さらに処理される。導波路は、屈折率を有する。導波路504内までエッチングされなかったシリコンの薄いスラブが、導波路コア領域の周囲に残存する。ステップ704は、付加的な導波路504を形成するように変更できることに留意されたい。] 図7
[0025] ステップ706において、屈折率が、発熱体506によって生成される熱の変動の関数として変化するように、薄いシリサイド発熱体506が、導波路504に水平方向に接近し且つ直近に形成される。ステップ708において、ヒータ506と導波路504の縁部との間に、小さいギャップ505が残される。多数の導波路をもつ実施形態の場合には、ギャップ505は、シリコン502内にエッチングされる。]
[0026] 本明細書で示されるフロー図は、単なる例である。本発明の趣旨から逸脱することなく、この図又は本明細書で説明されるステップ(又は動作)に対する多くの変化形が存在する可能性がある。例えば、ステップは、異なる順序で実行することができ、又は、ステップを追加、削除若しくは変更することができる。これらの変化形の全ては、特許請求の範囲に記載された発明の一部とみなされる。]
[0027] 本発明の好ましい実施形態について説明してきたが、当業者であれば、現在及び将来の両方において、特許請求の範囲内に入る種々の改善及び強化を行うことができると理解されるであろう。これらの特許請求の範囲は、説明された本発明に対する適切な保護を維持すると解釈されるべきである。]
[0028] 500:光電子デバイス
502、602:シリコン層
504、604:光導波路
505、605:ギャップ
506、606、607:抵抗発熱体(熱ヒータ)
508、608:埋め込み酸化物層
510、610:シリコン基板]
权利要求:

請求項1
酸化物層の上に配置されたシリコン層を含む熱スイッチ型光電子デバイスであって、前記シリコン層は、屈折率を含む光導波路と、前記屈折率が熱に応じて変化するように前記光導波路に対して熱を発生するために、前記シリコン層内に埋め込まれ、前記光導波路及び前記シリコン層に水平方向に接近し且つ直近に配置された、抵抗発熱体と、を含む、デバイス。
請求項2
前記抵抗発熱体はシリサイド材料を含む、請求項1に記載のデバイス。
請求項3
前記シリサイド材料はニッケル・シリサイドを含む、請求項2に記載のデバイス。
請求項4
前記シリサイド材料はコバルト・シリサイドを含む、請求項2に記載のデバイス。
請求項5
前記シリサイド材料はチタン・シリサイドを含む、請求項2に記載のデバイス。
請求項6
前記光導波路は、前記シリコン層内にエッチングされたディープリブ導波路を含む、請求項1に記載のデバイス。
請求項7
前記導波路は、低い伝播損失を達成するための単一モード・ガイディングをさらに含む、請求項6に記載のデバイス。
請求項8
前記光電子デバイスはフィルタを含む、請求項1に記載のデバイス。
請求項9
前記抵抗発熱体は、前記光導波路への熱伝導率を高める距離で前記光導波路に水平方向に接近して配置される、請求項8に記載のデバイス。
請求項10
前記光導波路は、シリコンの薄いスラブによって囲まれる、請求項6に記載のデバイス。
請求項11
前記抵抗発熱体は、前記光導波路から250乃至1000ナノメートルの距離で配置される、請求項1に記載のデバイス。
請求項12
前記光導波路の内部に光学モードを強く閉じ込めることによって、前記抵抗発熱体が、光学損失を生じることなく前記光導波路の縁部まで0.5マイクロメートル以内に存在することが可能になる、請求項10に記載のデバイス。
請求項13
光電子デバイスを作る方法であって、酸化物層の上にシリコン層を作ることを含み、前記シリコン層は、前記酸化物層の上の前記シリコン層内に、屈折率を有するディープリブ光導波路をエッチングすることと、前記屈折率が、薄い発熱体によって生成される熱の変動の関数として変化するように、前記導波路に水平方向に接近し且つ直近に前記薄い発熱体を形成することと、を含む方法によって作られる、前記方法。
請求項14
前記発熱体を形成することは、シリサイド材料を含むことを含む、請求項13に記載の方法。
請求項15
前記発熱体を形成することは、前記発熱体内にニッケル・シリサイドを含むことを含む、請求項14に記載の方法。
請求項16
前記発熱体を形成することは、前記発熱体内にコバルト・シリサイドを含むことを含む、請求項14に記載の方法。
請求項17
単一モード・ガイディングの前記導波路を作ることをさらに含む、請求項13に記載の方法。
請求項18
前記導波路への熱伝導率を高めるために、前記発熱体と前記導波路との間に短いギャップを設けた状態で、前記発熱体を前記導波路に水平方向に接近して配置することをさらに含む、請求項13に記載の方法。
請求項19
薄いシリサイド発熱体を形成することは、前記導波路から250乃至1000ナノメートルの範囲内に前記発熱体を配置することを含む、請求項13に記載の方法。
請求項20
光学損失を生じることなく熱ヒータを前記導波路の縁部まで0.5マイクロメートル以内に配置することをさらに含む、請求項13に記載の方法。
請求項21
酸化物層の上に配置されたシリコン層を含む熱スイッチ型光電子デバイスであって、前記シリコン層は、屈折率を含む複数の光導波路であって、前記光導波路はギャップによって光学的に分離された、複数の光導波路と、各々の前記光導波路と熱的に結合された抵抗発熱体であって、前記抵抗発熱体は、前記屈折率が熱に応じて変化するように関連する前記光導波路に対して熱を発生するために、前記シリコン層の内部に埋め込まれ、関連する前記光導波路及び前記シリコン層に水平方向に接近し且つ直近に配置された、抵抗発熱体と、を含む、デバイス。
請求項22
前記複数の光導波路の各々はナノフォトニック・リブ導波路である、請求項21に記載のデバイス。
請求項23
前記導波路は独立に駆動される、請求項22に記載のデバイス。
請求項24
前記ギャップが前記シリコン層内までエッチングされた、請求項23に記載のデバイス。
請求項25
前記ギャップの幅は、前記導波路の相互作用を定める、請求項24に記載のデバイス。
类似技术:
公开号 | 公开日 | 专利标题
Yan et al.2017|Slow-light-enhanced energy efficiency for graphene microheaters on silicon photonic crystal waveguides
US9253822B2|2016-02-02|Phase change material variable capacitor
Ben-Abdallah et al.2014|Near-field thermal transistor
Densmore et al.2009|Compact and low power thermo-optic switch using folded silicon waveguides
US7646046B2|2010-01-12|Field effect transistor with a fin structure
TWI257724B|2006-07-01|Multi-terminal chalcogenide switching devices
US10598967B2|2020-03-24|Electro-optical modulator using waveguides with overlapping ridges
US7127147B2|2006-10-24|Strip loaded waveguide with low-index transition layer
Nikolajsen et al.2005|In-line extinction modulator based on long-range surface plasmon polaritons
US7054534B1|2006-05-30|Light scattering structures formed in silicon strip loaded waveguides
US5862276A|1999-01-19|Planar microphotonic circuits
JP4078898B2|2008-04-23|熱光学位相シフタ及びその製造方法
Gagnon et al.2006|Thermally activated variable attenuation of long-range surface plasmon-polariton waves
EP2027497B1|2016-11-02|Silicon modulator offset tuning arrangement
Camargo et al.2004|2D photonic crystal thermo-optic switch based on AlGaAs/GaAs epitaxial structure
US6636668B1|2003-10-21|Localized thermal tuning of ring resonators
US6891653B2|2005-05-10|Method and apparatus for steering an optical beam in a semiconductor substrate
US6420759B2|2002-07-16|Semiconductor device
US7639719B2|2009-12-29|Thermal shunt for active devices on silicon-on-insulator wafers
EP0653665A1|1995-05-17|Thermally activated optical switch
Kruger et al.2012|Design of electrically driven hybrid vanadium dioxide | plasmonic switches
US8103136B2|2012-01-24|Thermo-optic devices providing thermal recirculation
DE102007063857B3|2017-07-13|Halbleiterbauelement als MuGFET mit erhöhter Wärmemasse und Verfahren zu dessen Herstellung
Nikolajsen et al.2004|Surface plasmon polariton based modulators and switches operating at telecom wavelengths
JP5773410B2|2015-09-02|シリコンベース電気光学装置
同族专利:
公开号 | 公开日
WO2009032820A1|2009-03-12|
EP2185958A4|2011-08-03|
CA2694526A1|2009-03-12|
KR20100075464A|2010-07-02|
JP5552052B2|2014-07-16|
EP2185958A1|2010-05-19|
US20110002576A1|2011-01-06|
US8098968B2|2012-01-17|
CN101796442A|2010-08-04|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题
法律状态:
2011-08-06| A621| Written request for application examination|Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110805 |
2012-08-10| A977| Report on retrieval|Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120810 |
2012-08-22| A131| Notification of reasons for refusal|Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120821 |
2012-11-13| A601| Written request for extension of time|Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20121112 |
2012-11-20| A602| Written permission of extension of time|Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20121119 |
2012-12-19| A521| Written amendment|Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121218 |
2013-07-24| A131| Notification of reasons for refusal|Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130723 |
2013-10-17| A521| Written amendment|Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131016 |
2014-04-21| TRDD| Decision of grant or rejection written|
2014-05-08| A01| Written decision to grant a patent or to grant a registration (utility model)|Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140507 |
2014-05-29| A61| First payment of annual fees (during grant procedure)|Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140523 |
2014-05-30| R150| Certificate of patent or registration of utility model|Ref document number: 5552052 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
2017-05-30| LAPS| Cancellation because of no payment of annual fees|
优先权:
申请号 | 申请日 | 专利标题
[返回顶部]